UCC27524DSDR

1 特長 3 説明
UCC2752x ファミリのデバイスはデュアルチャネルです。
1• 業界標準のピン配置
高速、ローサイド ゲート ドライバー デバイス
• 2つの独立したゲートドライブチャネルがMOSFETとIGBT電力を効果的に駆動
• 5A ピーク ソースおよびシンクドライブ電流スイッチ。本質的に最小化する設計を使用する
• 各出力シュートスルー電流の独立したイネーブル機能、UCC2752x は最大 5A ソースおよび 5A シンクの高ピーク電流パルスを供給可能
• TTL および CMOS 互換ロジック レールツーレール駆動による容量性負荷へのしきい値 電源電圧に依存しない機能と極めて小さい伝播遅延
• 高ノイズのヒステリシス ロジックしきい値 (通常 13 ns)。さらに、ドライバーの機能は、
イミュニティは 2 つの間の内部伝播遅延と一致します
チャンネル。これらの遅延は、以下の用途に非常に適しています。
VDD ピンのバイアス電源電圧が重要なデュアル ゲート ドライブを必要とする制限されたアプリケーション
同期整流器などのタイミング。これも
• 4.5V~18Vの単電源範囲により、2つのチャネルを並列接続可能
• VDD-UVLO の間、出力は Low に保持されます (電流駆動能力または駆動力を効果的に増加させることを保証します)
電源投入時のグリッチのない動作と、1 つの入力信号で 2 つのスイッチに並列に電力を供給します。の
Down) 入力ピンのしきい値は TTL と CMOS に基づいています
互換性のある低電圧ロジック。これは固定されており、 • 高速伝播遅延 (標準 13 ns)
VDD 電源電圧とは無関係です。広い
• 高速な立ち上がりおよび立ち下がり時間(標準値 7 ns および 6 ns)により、高しきい値と低しきい値の間のヒステリシスが実現します。
• 2 つの優れたノイズ耐性間の標準 1 ns 遅延マッチング。
チャンネル
デバイス情報(1)
• 2 つの出力を並列接続してより高い駆動力を実現
現在の部品番号 パッケージ 本体サイズ (公称)
• 入力がフローティングの場合、出力は Low に保持 SOT-23 (8) 4.90 mm × 3.91 mm
UCC27523 HVSSOP (8) • PDIP (8)、SOIC (8)、MSOP (8) PowerPAD™ および 3.00 mm × 3.00 mm
WSON (8) 3mm × 3mm WSON-8 パッケージ オプション
SOT-23 (8) 4.90 mm × 3.91 mm • 動作温度範囲 –40°C ~ 140°C
HVSSOP (8)
UCC27524 3.00 mm × 3.00 mm 2 アプリケーション WSON (8)
PDIP (8) 9.81 mm × 6.35 mm • スイッチモード電源
SOT-23(8) 4.90mm×3.91mm
• DC-DCコンバータ
UCC27525 HVSSOP (8)
• モーター制御、太陽光発電 3.00 mm × 3.00 mm
WSON (8)
• 新たなワイドバンドギャップパワー向けのゲートドライブ UCC27526 WSON (8) GaN などの 3.00 mm × 3.00 mm デバイス
(1) 利用可能なすべてのパッケージについては、次の URL で注文可能な付録を参照してください。
データシートの最後。


製品詳細

製品タグ


  • 前の:
  • 次: